AM3354BZCZD80 mạch tích hợp IC Vi xử lý MPU ARM Cortex-A8 MPU
AM3354BZCZD80
,AM3354BZCZD80 IC mạch tích hợp
,ARM Cortex-A8 Microprocessor MPU
![]()
AM3354BZCZD80 Máy vi xử lý - MPU ARM Cortex-A8 MPU
| Đặc điểm sản phẩm | Giá trị thuộc tính |
|---|---|
| Texas Instruments | |
| Nhóm sản phẩm: | Máy vi xử lý - MPU |
| RoHS: | Chi tiết |
| SMD/SMT | |
| PBGA-324 | |
| AM3354 | |
| ARM Cortex A8 | |
| 1 lõi | |
| 32 bit | |
| 800 MHz | |
| 32 kB | |
| 32 kB | |
| 1.26 V | |
| - 40 C. | |
| + 105 C | |
| Thẻ | |
| Thương hiệu: | Texas Instruments |
| Kích thước RAM dữ liệu: | 64 kB, 64 kB |
| Kích thước ROM dữ liệu: | 176 kB |
| Bộ phát triển: | TMDXEVM3358 |
| Điện áp I/O: | 1.8 V, 3.3 V |
| Loại giao diện: | CAN, Ethernet, I2C, SPI, UART, USB |
| Chỉ thị L2 Cache / Data Memory: | 256 kB |
| Loại bộ nhớ: | L1/L2/L3 Cache, RAM, ROM |
| Nhạy cảm với độ ẩm: | Vâng. |
| Số lượng bộ đếm thời gian: | 8 Chiếc đồng hồ |
| Bộ xử lý: | Sitara |
| Loại sản phẩm: | Máy vi xử lý - MPU |
| Phân loại: | Máy vi xử lý - MPU |
| Đồng hồ đánh đồng hồ: | Bộ đếm thời gian của chó canh |
| Trọng lượng đơn vị: | 0.060453 oz |
Đặc điểm
. Điểm nổi bật
- Tối đa 1-CHz Sitara ARM@ Cortex-A8
32-bit RISC Microprocessor· Neon SIMD Coprocessor
·32KB hướng dẫn và 32KB dữ liệu
Cache với phát hiện lỗi đơn (cùng) · 256KB của L2 Cache với sửa lỗi
Mã (ECC)
- mDDR(LPDDR), DDR2, DDR3, DDR3L
Hỗ trợ
- Hỗ trợ bộ nhớ chung (NAND, NOR, SRAM) hỗ trợ lên đến 16 bit ECC - SCX530 3D Graphics Engine
- LCD và màn hình cảm ứng điều khiển
- Đơn vị thời gian thực có thể lập trình và công nghiệp
Hệ thống con truyền thông (PRU-ICSS) - Đồng hồ thời gian thực (RTC)
- Tối đa 2 cổng OTG tốc độ cao USB 2.0
với PHY tích hợp
- 10 người.100,1000 Ethernet Switch hỗ trợ lên
đến hai cảng
- Giao diện hàng loạt bao gồm:
Hai cổng Controller Area Network (CAN) 6 UART, 2 McASP, 2 McSPI
và ba cổng I2C
- Đăng ký gần gũi liên tiếp 12 bit
(SAR) ADC
- Tối đa ba 32 bit nâng cao Module Capture (eCAP)
- Tối đa 3 PWM độ phân giải cao
Các mô-đun (eHRPWM)
- Crypto Hardware Accelerator (AES, SHA, PKA, RNG)
![]()
![]()
![]()

