Nhà > các sản phẩm > Mạch tích hợp ICS > GS8662D36BD-250 SRAM 1.8 hoặc 1.5V 2M x 36 72M SRAMIC mạch tích hợp

GS8662D36BD-250 SRAM 1.8 hoặc 1.5V 2M x 36 72M SRAMIC mạch tích hợp

Nhóm:
Mạch tích hợp ICS
Giá bán:
Email us for details
Phương thức thanh toán:
Paypal, TT, Công Đoàn Phương Tây
Thông số kỹ thuật
Mã ngày:
Mã mới nhất
Giao hàng bởi:
DHL/UPS/Fedex
Điều kiện:
Mới*Bản gốc
bảo hành:
365 ngày
Hướng dẫn miễn phí:
Tuân thủ RoHS
thời gian giao hàng:
giao hàng ngay lập tức
Gói:
BGA-165
phong cách gắn kết:
SMD/SMT
Lời giới thiệu
GS8662D36BD-250 SRAM 1.8 hoặc 1.5V 2M x 36 72M
Công nghệ GSI
Nhóm sản phẩm: SRAM
RoHS: N
72 Mbit
2 M x 36
250 MHz
Cùng nhau
1.9 V
1.7 V
730 mA
0 C
+ 70 C
SMD/SMT
BGA-165
Thẻ
Thương hiệu: Công nghệ GSI
Loại bộ nhớ: DDR
Nhạy cảm với độ ẩm: Vâng.
Loại sản phẩm: SRAM
Series: GS8662D36BD
Phân loại: Bộ nhớ và lưu trữ dữ liệu
Tên thương mại: SigmaQuad-II
Loại: SigmaQuad-II

 

GS8662D36BD được xây dựng phù hợp với tiêu chuẩn pin ra của Sigma Quad-II SRAM cho I / O riêng biệt
SRAM đồng bộ. Chúng là 75,497, 472-bit (72Mb) SRAM. GS8662D36BD Sigma Quad SRAM
chỉ là một thành phần trong một gia đình năng lượng thấp, điện áp thấp HSTL I / O SRAM được thiết kế để hoạt động ở tốc độ
cần thiết để thực hiện các hệ thống mạng hiệu suất cao kinh tế.

Các đặc điểm chính

  • Đồng thời đọc và viết Sigma Quad TM giao diện
  • JEDEC tiêu chuẩn pin ra và gói
  • Giao diện tỷ lệ dữ liệu kép
  • Byte Viết các điều khiển được lấy mẫu tại thời gian nhập dữ liệu
  • 4 Đọc và viết
  • 1.8 +100 V/ ¥100 mV nguồn điện lõi
  • 1.5 V hoặc 1.8 V HSTL Interface
  • Hoạt động đọc qua đường ống
  • Các đường dẫn đọc và ghi hoàn toàn phù hợp
  • ZQ pin cho sức mạnh ổ đĩa đầu ra có thể lập trình
  • Quét ranh giới phù hợp với IEEE 1149.1 JTAG
  • Pin tương thích với các thiết bị 144 Mb hiện tại
  • 13 mm x 15 mm, 165 FPBGA
  • Có sẵn gói BGA 165 bump phù hợp với RoHS
  • Nhóm sản phẩm 64MB hoặc 72MB
  • mặc định để SCD x36 Interleaved Pipeline mode

Đọc và ghi đồng thời SigmaQuad TM giao diện• JEDEC tiêu chuẩn pinout và gói• Hai

Giao diện tỷ lệ dữ liệu kép• Byte Viết điều khiển lấy mẫu tại thời gian dữ liệu• Bùng nổ 4 Đọc và Viết•

1.8 V +100/ ¥100 mV nguồn cung cấp điện lõi• 1,5 V hoặc 1,8 V HSTL Interface• Chế độ đọc đường ống• Hoàn toàn phù hợp

đọc và ghi đường ống• ZQ pin cho sức mạnh ổ đĩa đầu ra có thể lập trình• IEEE 1149.1 JTAG phù hợp

Quét• Pin tương thích với các thiết bị 144 Mb hiện tại• 165-bump, 13 mm x 15 mm, 1 mm bump pitch gói BGA•

Có sẵn gói BGA 165-bump phù hợp với RoHSSigmaQuadTM Family OverviewThe GS8662D08/09/18/36BD

được xây dựng phù hợp với tiêu chuẩn pinout SRAM SigmaQuad-II cho SRAM I/Osynchronous riêng biệt.

Họ là 75,497GS8662D08/09/18/36BD SigmaQuad SRAMs chỉ là một phần trong

một gia đình của năng lượng thấp, điện áp thấpHSTL I / O SRAMs được thiết kế để hoạt động ở tốc độ cần thiết để thực hiện

hệ thống mạng hiệu suất cao kinh tế.

GS8662D36BD-250 SRAM 1.8 hoặc 1.5V 2M x 36 72M SRAMIC mạch tích hợp

GS8662D36BD-250 SRAM 1.8 hoặc 1.5V 2M x 36 72M SRAMIC mạch tích hợp

 

 

GS8662D36BD-250 SRAM 1.8 hoặc 1.5V 2M x 36 72M SRAMIC mạch tích hợp

 

Gửi RFQ
Sở hữu:
MOQ:
1pcs