CY7C1360S-166AXC SRAM 9Mb 166Mhz 256K x 36 mạch tích hợp SRAM đường ống IC

CY7C1360S-166AXC SRAM 9Mb 166Mhz 256K x 36 Pipelineed SRAM
CYPRUS | |
Nhóm sản phẩm: | SRAM |
RoHS: | Chi tiết |
9 Mbit | |
256 k x 36 | |
3.5 ns | |
166 MHz | |
Cùng nhau | |
3.6 V | |
3.135 V | |
0 C | |
+ 70 C | |
SMD/SMT | |
LQFP-100 | |
Thẻ | |
Thương hiệu: | CYPRUS |
Loại bộ nhớ: | SDR |
Nhạy cảm với độ ẩm: | Vâng. |
Loại sản phẩm: | SRAM |
Series: | CY7C1360S |
Phân loại: | Bộ nhớ và lưu trữ dữ liệu |
Mô tả chức năng
CY7C1360C/CY7C1362C SRAM tích hợp 262.144 x 36 và 524.288 x 18 tế bào SRAM với tiên tiến
mạch ngoại vi đồng bộ và một bộ đếm hai bit cho hoạt động bùng nổ nội bộ.
được cổng bởi các sổ đăng ký được điều khiển bởi một đầu vào đồng hồ kích hoạt cạnh tích cực (CLK).
bao gồm tất cả các địa chỉ, tất cả các đầu vào dữ liệu, địa chỉ đường ống Chip Enable (CE1), sâu mở rộng Chip Enables
(CE2 và CE3), đầu vào kiểm soát Burst (ADSC, ADSP, và ADV), Write Enables (BWX, và BWE), và Global
Viết (GW). Các đầu vào không đồng bộ bao gồm Output Enable (OE) và pin ZZ.
Địa chỉ và chip cho phép được đăng ký ở cạnh tăng của đồng hồ khi một trong hai địa chỉ Strobe Processor
(ADSP) của Address Strobe Controller (ADSC) đang hoạt động.
được tạo ra như được điều khiển bởi Advance pin (ADV).
Địa chỉ, đầu vào dữ liệu, và điều khiển ghi được đăng ký trên chip để bắt đầu một chu kỳ ghi tự động.
hỗ trợ Byte Write hoạt động (xem Pin mô tả và Truth Table để biết thêm chi tiết).
được kiểm soát bởi các đầu vào điều khiển Byte Write. GW khi hoạt động LOW gây
tất cả các byte để được viết.
CY7C1360B / CY7C1362B hoạt động từ một + 3.3V nguồn điện lõi trong khi tất cả các cutputs có thể hoạt động với
Một nguồn +2,5 hoặc +3,3V. Tất cả các đầu vào và đầu ra đều tương thích với tiêu chuẩn JEDEC JESD8-5.
Đặc điểm
• Hỗ trợ vận hành xe buýt lên đến 250 MHz
• Các cấp tốc độ có sẵn là 250, 200 và 166 MHz
• Các đầu vào và đầu ra được đăng ký cho hoạt động đường ống
• Nguồn cung cấp năng lượng lõi 3.3V
• Hoạt động I/O 2,5V/3,3V
• Thời gian đồng hồ nhanh
- 2,8 ns (đối với thiết bị 250 MHz)
3,0 ns (đối với thiết bị 200 MHz)
- 3,5 ns (đối với thiết bị 166-MHz)
• Cung cấp tốc độ truy cập 3-1-1-1 hiệu suất cao
• Trình đếm bùng nổ có thể lựa chọn bởi người dùng hỗ trợ các chuỗi bùng nổ Intel® Pentium® liên kết hoặc tuyến tính
• Định hướng bộ xử lý và bộ điều khiển riêng biệt
• Viết đồng bộ theo thời gian tự động
• Khả năng đầu ra không đồng bộ
• Tắt chọn chip chu kỳ duy nhất
• Được cung cấp trong các gói TQFP không chì 100 pin, 119-ball BGA và 165-ball fBGA
• TQFP có sẵn với 3-chip Enable và 2-chip Enable
• Quét ranh giới tương thích với IEEE 1149.1 JTAG
• Tùy chọn chế độ ngủ