ISL8700IBZ-T mạch giám sát ADJ QD SEQNCR 14N W/ANNEAL mạch tích hợp IC

ISL8700IBZ-T Các mạch giám sát ADJ QD SEQNCR 14N W/ANNEAL
Renesas Electronics | |
Nhóm sản phẩm: | Các mạch giám sát |
RoHS: | Chi tiết |
Bộ phân loại điện áp | |
SOIC-14 | |
- 40 C. | |
+ 85 C | |
ISL8700 | |
Vòng quay | |
Cắt băng | |
Thương hiệu: | Intersil |
Chiều cao: | 1.5 mm |
Chiều dài: | 8.65 mm |
Nhạy cảm với độ ẩm: | Vâng. |
Loại sản phẩm: | Các mạch giám sát |
2500 | |
Phân loại: | PMIC - IC quản lý năng lượng |
Chiều rộng: | 3.9 mm |
Trọng lượng đơn vị: | 0.008501 oz |
ISL 8700, ISL.8701, ISL.8702 gia đình của IC cung cấp bốn
chậm trễ điều chỉnh đầu ra theo trình tự trong khi theo dõi một
điện áp đầu vào tất cả với tối thiểu các thành phần bên ngoài.
DSP hiệu suất cao, FPGA, μP và các hệ thống con khác nhau
yêu cầu trình tự công suất đầu vào cho chức năng thích hợp tại
đầu tiên và ISL.870x cung cấp chức năng này trong khi
giám sát điện áp phân phối cho quá và dưới điện áp
tuân thủ.
ISL 8700 và ISL 8701 hoạt động trên + 2,5V đến + 24V
phạm vi điện áp danh nghĩa, trong khi ISL8702 hoạt động trên
+ 2,5V đến + 12V.
thời gian điều chỉnh của người dùng từ sự tuân thủ điện áp UV và OV đến
bắt đầu trình tự thông qua một tụ điện ngoài khi trong khởi động tự động
chế độ và thời gian trì hoãn có thể điều chỉnh để sau đó ENABLE
tín hiệu đầu ra thông qua điện trở bên ngoài.
Ngoài ra, ISL 8702 cung cấp một đầu vào cho trình tự
hoạt động bật và tắt (SEQ_ EN) và cho cửa sổ điện áp
Báo cáo tuân thủ (FAULT) trên phạm vi +2,5V đến +12V
phạm vi điện áp.
Dễ dàng liên kết với nhiều hơn 4 tín hiệu theo thứ tự.
Tổng cộng, ISL870x cung cấp các tính năng điều chỉnh này
Xem hình 1 cho thông thường
thực hiện.
Đặc điểm
●Điều trễ có thể điều chỉnh đến tín hiệu kích hoạt tiếp theo
● Khả năng điều chỉnh thời gian trễ để tự động khởi động
● Kiểm tra điện áp phân tán có thể điều chỉnh
●Điều chậm có thể điều chỉnh để tự động
Tiếp tục khởi động
●I/0 Tùy chọn
ENABLE (ISL8700, ISL 8702) và ENABLE# (ISL 8701)
SEQ_ EN (ISL8702)
●Sản xuất lỗi tuân thủ điện áp
● Không có Pb (hợp với RoHS)
Ứng dụng
●Lưu trình tự nguồn cung cấp điện
●Chức năng định giờ hệ thống
Mô tả chức năng
ISL 870x gia đình của IC cung cấp bốn độ trễ điều chỉnh
đầu ra theo trình tự trong khi theo dõi một điện áp phân phối duy nhất
trong phạm vi danh nghĩa từ 25V đến 24V cho cả dưới và dưới
Chỉ khi điện áp là phù hợp
ISL 870x bắt đầu trình tự A-B-C-D được lập trình trước của
ENABLE (ISL8700, ISL8702) hoặc ENABLE# (ISL 8701) đầu ra.
Mặc dù IC này có phạm vi thiên vị từ 2,5V đến 24V (12V cho
ISL8702) nó có thể theo dõi bất kỳ điện áp > 1.22V thông qua các
Bộ phân vùng nếu một điện áp thiên vị phù hợp được cung cấp khác.
Trong quá trình áp dụng điện áp thiên vị ban đầu (VIN), ISL 8700,
ISL8702 ENABLE đầu ra được giữ thấp khi VIN = 1V trong khi
các đầu ra ISL8701 ENABLE# theo dõi tăng VIN.
VIN > ngưỡng thiết lập lại nguồn điện VBIAS (POR) là 2,0V, VIN
liên tục theo dõi sự tuân thủ thông qua điện áp đầu vào
phân vùng điện trở và điện áp trên các chân UV và OV và
báo cáo bởi đầu ra FAULT.
tạo ra các đường ray điện áp 3,5V và 1,17V + 5% cho sử dụng nội bộ
Một lần VIN > POR. Một lần UV > 1.22V và với chân SEQ_ EN
cao hoặc mở, tự động trình tự của bốn ENABLE
(ENABL E#) đầu ra bắt đầu như các chân TIME sạc
điện áp trên TIME là
so sánh với điểm so sánh trong tế bào (VτIME VTH)
đầu vào và khi lớn hơn VτIME VTH ISL8700, ISL8702
ENABLE_ A được phát hành để đi cao thông qua một kéo lên
kháng cự hoặc một pull-up trong một bộ chuyển đổi DC/DC kích hoạt đầu vào, cho
Ví dụ. ngược lại, ENABL E#_ _A đầu ra sẽ được kéo thấp tại
thời gian bị chậm lại do các
Năng suất bên ngoài là để đảm bảo sự tuân thủ điện áp liên tục
trong giới hạn được lập trình, như trong thời gian này bất kỳ OV hoặc UV
Điều kiện sẽ dừng quá trình khởi động.
được giải phóng khi VτIME_ VTH được đáp ứng.
Một khi ENABLE_ A được kích hoạt (hoặc phát hành cao trên
ISL8700, ISL 8702 hoặc kéo thấp trên ISL8701), một bộ đếm là
bắt đầu và sử dụng điện trở trên TB như một thành phần thời gian, một
sự chậm trễ được tạo ra trước khi ENABLE_ _B được kích hoạt.
bộ đếm được khởi động lại bằng cách sử dụng điện trở trên TC như là thời gian của nó
thành phần cho một sự chậm trễ theo thời gian riêng biệt cho đến khi ENABLE_ _C được
Quá trình này được lặp lại cho các kháng cự trên TD để
hoàn thành trình tự A-B-C-D của ENABLE hoặc
Bất cứ lúc nào trong quá trình trình trình tự nếu một OV hoặc
Nếu sự kiện UV được ghi nhận, tất cả bốn đầu ra ENABL.E sẽ
ngay lập tức quay lại trạng thái thiết lập lại; ISL thấp.8700,
ISL8702 và cao cho ISL8701.
được giải phóng sau khi tăng lên ban đầu do đó chờ đợi tiếp theo
Đảm bảo điện áp tuân thủ để khởi động lại
bất kỳ sự kiện UV hoặc OV được ghi nhận sau đó sẽ kích hoạt một
lập lại ngay lập tức và đồng thời tất cả các ENABL.E hoặc ENABLE#
đầu ra.