LV810FILFT Clock Drivers & Distribution BUFFER/CLOCK DRIVER Các mạch tích hợp IC

LV810FILFT
,LV810FILFT IC mạch tích hợp
,Clock Driver Integrated Circuits IC
LV810FILFT Clock Drivers & Distribution BUFFER/CLOCK DRIVER Các mạch tích hợp IC
IDT | |
Nhóm sản phẩm: | Người lái đồng hồ & Phân phối |
RoHS: | Chi tiết |
SSOP-20 | |
LV810 | |
Vòng quay | |
Cắt băng | |
MouseReel | |
Thương hiệu: | IDT |
Chiều cao: | 1.73 mm |
Chiều dài: | 7.2 mm |
Phong cách gắn: | SMD/SMT |
Sản phẩm: | Người lái đồng hồ |
Loại sản phẩm: | Người lái đồng hồ & Phân phối |
Phân loại: | Clock & Timer IC |
Chiều rộng: | 5.3 mm |
Phần # Aliases: | LV810 |
Trọng lượng đơn vị: | 0.016000 oz |
Mô tả
ICSLV810 là một khuynh hướng thấp 1,5 V đến 2,5 V, 1:10 phế độ
Thiết bị này được thiết kế đặc biệt cho dữ liệu
quản lý đồng hồ truyền thông.
một dòng đầu vào đơn giảm tải trên đồng hồ đầu vào.
Các đầu ra cấp TTL làm giảm mức tiếng ồn trên phần.
ứng dụng là đồng hồ và phân phối tín hiệu.
Đặc điểm
● Được đóng gói trong 20-pin QSOP/SSOP
● Phân 1: 10 phao-out
●Tỷ lệ lệch tối đa giữa các đầu ra của các gói khác nhau
0.75 ns
● Thời gian trễ lan rộng tối đa 3,8 ns
● Năng lượng hoạt động từ 1,5 V đến 2,5 V trên Bank A
● Năng lượng hoạt động từ 1,5 V đến 2,5 V trên các ngân hàng B và C
●Phương pháp CMOS tiên tiến, năng lượng thấp
●Phạm vi nhiệt độ công nghiệp từ -40°C đến +85°C
● 3,3 V dung lượng đầu vào khi VDDA = 2,5 V
● Bao bì không chứa chì
Mô tả
ICSLV810 là một khuynh hướng thấp 1,5 V đến 2,5 V, 1:10 phế độ
Thiết bị này được thiết kế đặc biệt cho dữ liệu
quản lý đồng hồ truyền thông.
một dòng đầu vào đơn giảm tải trên đồng hồ đầu vào.
Các đầu ra cấp TTL làm giảm mức tiếng ồn trên phần.
ứng dụng là đồng hồ và phân phối tín hiệu.
Đặc điểm
● Được đóng gói trong 20-pin QSOP/SSOP
● Phân 1: 10 phao-out
●Tỷ lệ lệch tối đa giữa các đầu ra của các gói khác nhau
0.75 ns
● Thời gian trễ lan rộng tối đa 3,8 ns
● Năng lượng hoạt động từ 1,5 V đến 2,5 V trên Bank A
● Năng lượng hoạt động từ 1,5 V đến 2,5 V trên các ngân hàng B và C
●Phương pháp CMOS tiên tiến, năng lượng thấp
●Phạm vi nhiệt độ công nghiệp từ -40°C đến +85°C
● 3,3 V dung lượng đầu vào khi VDDA = 2,5 V
● Bao bì không chứa chì
Các thành phần bên ngoài
ICSLV810 đòi hỏi một số lượng tối thiểu của bên ngoài
các thành phần để hoạt động đúng cách.
Máy điện phân ly
Máy điện giải ly 0,01μF phải được kết nối
giữa VDD và GND, càng gần các chân càng tốt.
Đối với hiệu suất thiết bị tối ưu, các tụ điện tách
nên được gắn trên mặt thành phần của PCB.
Tránh sử dụng đường vi-a trong mạch tách.
Phòng chống kết thúc chuỗi
Khi PCB theo dõi giữa đầu ra đồng hồ và
tải là trên 1 inch, kết thúc chuỗi nên được sử dụng.
loạt kết thúc một dấu vết 502 (một dấu vết thường được sử dụng
trở kháng) đặt một kháng cự 33Q2 theo chuỗi với đường đồng hồ,
gần pin đầu ra đồng hồ càng tốt.
trở kháng của đầu ra đồng hồ là 202
Các khuyến nghị về bố trí PCB
Đối với hiệu suất thiết bị tối ưu và giai đoạn đầu ra thấp nhất
tiếng ồn, các hướng dẫn sau đây nên được tuân thủ.
1) Các tụ điện giải ly 0.01μF nên được gắn trên
mặt thành phần của bảng càng gần các chân VDD
Không nên sử dụng ống dẫn giữa các
PCB theo dõi đến VDD
pin nên được giữ ngắn nhất có thể, cũng như PCB
theo dõi đến mặt đất thông qua.
2) Để giảm thiểu EMI kháng cự kết thúc 332 loạt, nếu
cần thiết, nên được đặt gần đầu ra đồng hồ.