MPC8536ECVJAULA Máy vi xử lý MPU Quyền lực QUICC 32 bit Power Arch SoC

MPC8536ECVJAULA
,MPC8536ECVJAULA Bộ vi xử lý MPU
,32 bit Microprocessor MPU
MPC8536ECVJAULA Máy vi xử lý - MPU Power QUICC 32 Bit Power Arch SoC
N-X-P | |
Nhóm sản phẩm: | Máy vi xử lý - MPU |
RoHS: | Chi tiết |
e500 | |
1 lõi | |
32 bit | |
1.333 GHz | |
FC-PBGA-783 | |
32 kB | |
32 kB | |
1 V | |
SMD/SMT | |
- 40 C. | |
+ 105 C | |
Thẻ | |
Thương hiệu: | N-X-P bán dẫn |
Điện áp I/O: | 1.5 V, 1.8 V, 2.5 V, 3.3 V |
Loại hướng dẫn: | Điểm nổi |
Loại giao diện: | Ethernet, I2C, PCIe, SPI, UART, USB |
Chỉ thị L2 Cache / Data Memory: | 512 kB |
Loại bộ nhớ: | L1/L2 Cache |
Số lượng bộ đếm thời gian: | 1 bộ đếm thời gian |
Bộ xử lý: | PowerQUICC III |
Loại sản phẩm: | Máy vi xử lý - MPU |
Phân loại: | Máy vi xử lý - MPU |
Đồng hồ đánh đồng hồ: | Không có đồng hồ đồng hồ |
Phần # Aliases: | 935320311557 |
Trọng lượng đơn vị: | 0.132976 oz |
• Hiệu suất cao, 32-bit e500 lõi, mở rộng lên đến 1,5 GHz, thực hiện
Kiến trúc®công nghệ
Địa chỉ vật lý 36 bit
– Double-precision embedded floating point APU using64-bit operands
– Embedded vector and scalar single-precisionfloating-point APUs using 32- or 64-bit operands
Đơn vị quản lý bộ nhớ (MMU)
• Lưu trữ L1/L2 tích hợp
L1 cache 32Kbyte dữ liệu và 32Kbyte chỉ dẫn
L2 cache 512-Kbyte (8-way set associative)
• DDR2/DDR3 bộ điều khiển bộ nhớ SDRAM với hỗ trợ ECC đầy đủ
️ Tối đa 333MHz đồng hồ (667MHz tốc độ dữ liệu)
Hỗ trợ tối đa 16 Gbytes bộ nhớ chính
- Sử dụng ECC, phát hiện và sửa chữa tất cả các lỗi một bit và phát hiện tất cả các lỗi hai bit và tất cả các lỗi
trong một vết cắn
¢ Gọi một mức độ quản lý năng lượng hệ thống bằng cách khẳng định tín hiệu MCKE SDRAM trên máy bay để đặt
Bộ nhớ vào chế độ ngủ năng lượng thấp
Các tùy chọn phần cứng và phần mềm để hỗ trợ bộ nhớ chính hỗ trợ pin
• Công cụ bảo mật tích hợp (SEC) được tối ưu hóa để xử lý tất cả các thuật toán liên quan đến IPsec, IKE,
SSL / TLS, iSCSI, SRTP, IEEE Std 802.16e TM và 3GPP.
XOR engine cho kiểm tra tỷ lệ trong các ứng dụng lưu trữ RAID
• Các giao diện thiết bị ngoại vi hàng loạt được nâng cao (eSPI) hỗ trợ khả năng khởi động từ eSPI
• Hai bộ điều khiển Ethernet ba tốc độ nâng cao (eTSECs) với hỗ trợ SGMII
Hỗ trợ ba tốc độ (10/100/1000 Mbps)
2 IEEE Std 802.3®, IEEE 802.3u, IEEE 802.3x, IEEE 802.3z
Các bộ điều khiển tương thích với IEEE 802.3ac, IEEE 802.3ab và IEEE Std 1588TM
Hỗ trợ các giao diện vật lý Ethernet khác nhau: GMII,TBI, RTBI, RGMII, MII, RGMII, RMII và SGMII
Hỗ trợ tăng tốc TCP/IP và các tính năng QOS
Hỗ trợ nhận dạng địa chỉ MAC và thống kê RMON
Hỗ trợ phân tích ARP và tạo ra các sự kiện đánh thức dựa trên kết quả phân tích trong khi trong sâu
chế độ ngủ
Hỗ trợ chấp nhận và lưu trữ các gói trong chế độ ngủ sâu
• Giao diện tốc độ cao (multiplexed) hỗ trợ:
3 giao diện PCI Express
¢ Phù hợp với PCI Express 1.0a
Một giao diện PCI Express x8/x4/x2/x1
2 cổng x4/x2/x1 hoặc 1 cổng x4/x2/x1 và 2 cổng x2/x1
Hai giao diện SGMII hai bộ điều khiển Serial ATA (SATA) hỗ trợ tốc độ dữ liệu SATA I và SATA I
• Bộ điều khiển PCI tương thích với PCI 2.2
• Ba bộ điều khiển hai vai trò bus hàng loạt phổ quát (USB) tuân thủ sửa đổi đặc điểm kỹ thuật USB 2.0
• 133-MHz, 32-bit, tăng cường bus địa phương (eLBC) với bộ điều khiển bộ nhớ
• Bộ điều khiển máy chủ kỹ thuật số bảo mật nâng cao (eSDHC) được sử dụng cho giao diện thẻ SD / MMC
khả năng từ eSDHC
• Bộ điều khiển DMA bốn kênh tích hợp
• Hỗ trợ I2C kép và máy thu và phát không đồng bộ phổ quát kép (DUART)
• Máy điều khiển ngắt có thể lập trình (PIC)
• Quản lý năng lượng, năng lượng chờ thấp
Hỗ trợ chế độ ngủ trưa, ngủ trưa, ngủ, chạy bộ và ngủ sâu
PMC đánh thức: hoạt động LAN, kết nối USB hoặc đánh thức từ xa, GPIO, bộ đếm thời gian nội bộ hoặc bên ngoài
sự kiện gián đoạn
• Kiểm tra hiệu suất hệ thống
• IEEE Std 1149.1 TM tương thích, quét ranh giới JTAG
• 783 pin FC-PBGA gói, 29 mm × 29 mm